今天,我们很荣幸地宣布,赛灵思最大的 FPGA,即 Virtex UltraScale+ VU19P 现已普遍供货并已批量付运众多客户。
Virtex® UltraScale+™ VU19P ——采用业界一流架构,并提供超大容量
赛灵思大约十年前就已经率先开发仿真级器件和工具,推出 28nm Virtex-7 2000T FPGA 以及 Vivado 设计套件,7V2000T FPGA 的逻辑容量,比市场上任何其他的 FPGA 大两倍以上。20nm 节点 赛灵思 Virtex UltraScale VU440 再次延续了这一最大容量的优势。如今,凭借 16nm Virtex UltraScale+ VU19P (我们的第三代最大容量 FPGA 世界纪录),赛灵思继续在这一领域保持世界领先地位。
VU19P FPGA 的规格令人惊叹,其包括 900 万个系统逻辑单元、320 亿个晶体管、超过 2,000 个用户 I/O、多达 80 个串行收发器,能够承载 4.5Tb/s 聚合带宽,以及高达 1.5Tb/s 的 DDR4 存储器带宽。
VU19P FPGA 将为以下关键应用带来显著价值, 其中包括:
仿真
随着 ASIC 和 SoC 变得越来越复杂,特别是对 AI/ML (人工智能/深度学习)芯片而言,在流片之前必须进行广泛的验证。VU19P FPGA 的 900 万个海量系统逻辑单元,可以帮助客户使用较少的组件在更大型设计上实现状态仿真和存储。超过 2000 个 I/O 便于客户互联大量 FPGA,开发出可从小型部署扩展到极大型部署的仿真系统。
除此之外,我们已在设计工具、IP 和设计流程方面投资十余年,在仿真级设计和器件方面处于市场领先水平。我们的 Vivado 设计套件和工具提供了旨在帮助客户加快上市进程的功能,如自动化设计收敛辅助、交互式设计调节,以及远程多用户实时调试。
原型设计
高性能的 16nm Virtex UltraScale+ 架构,可以助力较大型目标设计实现准确的系统建模和快速验证。VU19P FPGA 提供了从 IP 到电路内置外设的可扩展性、调试和实际验证。同时借助我们的 Vivado 设计套件和工具,还可以让开发者在所开发的器件正式供货前提前数年就能实现自定义特性,并在基于 VU19P 的原型构建环境中开始进行软件集成与测试。
测试测量
测试测量市场完全围绕着尖端技术与协议。在向市场投放任何新协议或新系统之前,系统厂商需要使用测试设备来验证开发中的新协议和新系统。VU19P FPGA 的 900 万个系统逻辑单元可助力测试设备厂商开发和部署其客户所需的高度定制的协议及测试逻辑,从而对他们自己的新一代设备进行验证。VU19P 提供多达 80 个收发器,可用于开发端口密度更大的测试设备,一旦最新的接口标准投入使用,就能够立即率先提供支持。此外,无盖封装提供优异的热耗散,有利于简化冷却设计并降低功耗成本。